低電圧Rail-to-Rail CMOSオペアンプの設計

柚木崎 豊  小林 春夫  名野 隆夫  鈴木 達也  趙 楠  

誌名
電子情報通信学会論文誌 C   Vol.J89-C   No.6   pp.402-408
公開日: 2006/06/01
Online ISSN: 1881-0217
DOI: 
Print ISSN: 1345-2827
論文種別: 論文
専門分野: 電子回路
キーワード: 
CMOS,  演算増幅器,  レイルツーレイル,  低電圧,  

本文: PDF(658.9KB)>>
論文を購入




あらまし: 
電池駆動の小型携帯機器に用いるための低電圧動作Rail-to-Rail CMOSオペアンプの設計を報告する.オペアンプへのRail-to-Rail入力信号を"信号圧縮"し,折返しカスコードオペアンプに入力する構成を検討した.この信号圧縮回路を新しいトポロジーで設計した.0.18 μm CMOS BSIM3v3パラメータを用いたSPICEシミュレーションで,電源電圧0.7 V,消費電流3.1 μAで入出力信号に対しRail-to-Rail動作を確認した.