キーワード : 高位合成


アクセラレータ用暗号開発ツールSPT
岩井 啓輔 渡部 匡 田中 秀磨 黒川 恭一 
誌名:   
発行日: 2017/06/01
Vol. J100-D  No. 6 ; pp. 627-638
論文種別:  論文
専門分野: ソフトウェア工学
キーワード: 
暗号アクセラレータ自動並列化CUDA高位合成
 あらまし | 本文:PDF(2MB)

FPGAハードウェア・アクセラレーション向け日の丸高位合成ツール
渡邊 実 佐野 健太郎 高前田 伸也 三好 健文 中條 拓伯 
誌名:   
発行日: 2017/01/01
Vol. J100-B  No. 1 ; pp. 1-10
論文種別:  招待論文
専門分野: 
キーワード: 
フィールド・プログラマブル・ゲートアレイハードウェア記述言語高位合成
 あらまし | 本文:PDF(1.5MB)

高位仕様記述からの非同期式回路自動合成について
松本 敦 米田 友洋 
誌名:   電子情報通信学会論文誌 D
発行日: 2006/04/01
Vol. J89-D  No. 4 ; pp. 660-673
論文種別:  特集論文 (フォーマルアプローチ論文特集)
専門分野: ハードウェア
キーワード: 
高位合成非同期式回路論理合成信号遷移グラフSpecC
 あらまし | 本文:PDF(1.4MB)

部品のコスト・性能を考慮したリアルタイム組込みシステムの一設計法
木谷 友哉 高本 佳史 安本 慶一 中田 明夫 東野 輝夫 
誌名:   電子情報通信学会論文誌 A
発行日: 2005/12/01
Vol. J88-A  No. 12 ; pp. 1487-1496
論文種別:  論文
専門分野: VLSI設計技術とCAD
キーワード: 
リアルタイムシステムパラメトリックモデル検査設計手法高位合成
 あらまし | 本文:PDF(684.6KB)

無閉路部分スキャン設計に基づくデータパスのテスト容易化高位合成におけるバインディング手法
高崎 智也 井上 智生 藤原 秀雄 
誌名:   電子情報通信学会論文誌 D
発行日: 2000/02/25
Vol. J83-D1  No. 2 ; pp. 282-292
論文種別:  論文
専門分野: ネットワーク
キーワード: 
高位合成部分スキャン設計無閉路構造最小クリーク分割データパス
 あらまし | 本文:PDF(708.8KB)

弱可検査性のための設計目標抽出を利用したデータパス高位合成
東村 剛嗣 井上 美智子 藤原 秀雄 
誌名:   電子情報通信学会論文誌 D
発行日: 1999/02/25
Vol. J82-D1  No. 2 ; pp. 401-409
論文種別:  論文
専門分野: フォールトトレランス
キーワード: 
高位合成弱可検査性データフローグラフデータパスVLSIテスト
 あらまし | 本文:PDF(301KB)

主要構造を核にして部品割り当てを最適化する高位合成
関根 優年 増田 篤司 今井 浩史 繁田 良則 
誌名:   電子情報通信学会論文誌 A
発行日: 1998/08/25
Vol. J81-A  No. 8 ; pp. 1160-1174
論文種別:  論文
専門分野: VLSI設計技術とCAD
キーワード: 
高位合成データパス合成ヒューリスティック手法初期回路
 あらまし | 本文:PDF(1MB)

ボトムアップ手法によるループフォールディングスケジューリング
文 錫中 原嶋 勝美 福永 邦雄 
誌名:   電子情報通信学会論文誌 A
発行日: 1997/01/25
Vol. J80-A  No. 1 ; pp. 143-155
論文種別:  論文
専門分野: VLSI設計技術とCAD
キーワード: 
ループフォールディング高位合成レイテンシ処理単位処理単位実行時間
 あらまし | 本文:PDF(860.7KB)

データフローグラフ上のパターンマッチングによるデータパスアロケーション
原嶋 勝美 平川 裕介 吉田 美紀 福永 邦雄 
誌名:   電子情報通信学会論文誌 A
発行日: 1996/07/25
Vol. J79-A  No. 7 ; pp. 1309-1313
論文種別:  レター
専門分野: 
キーワード: 
VLSI自動設計高位合成アロケーションデータフローグラフ
 あらまし | 本文:PDF(309.3KB)