| キーワード : 動的再構成
| |
| |
| |
|
2線2相式非同期回路用FPGAアーキテクチャ 斎藤 誠司 渡邊 誠也 正木 亮 | 誌名: 電子情報通信学会論文誌 D
発行日: 2003/02/01
Vol. J86-D1
No. 2 ;
pp. 108-116
論文種別:
論文
専門分野: VLSIシステム キーワード: 2線2相, 非同期回路, FPGA, 動的再構成, | | あらまし | 本文:PDF(307.1KB) | |
| |
|
多入力算術演算器の動的再構成に基づく知能ロボット制御用WSI規模並列プロセッサの構成法 藤岡 与周 苫米地 宣裕 | 誌名: 電子情報通信学会論文誌 D
発行日: 1999/04/25
Vol. J82-D1
No. 4 ;
pp. 543-551
論文種別:
論文
専門分野: VLSIシステム キーワード: 動的再構成, WSI, 欠陥救済, 知能ロボット, 微小演算遅れ時間, | | あらまし | 本文:PDF(388.2KB) | |
| |
|
|